资源分类
技术
- IC设计
- 功率设计
- MCU/控制技术
- 嵌入式设计
- RF/无线
- 传感技术
- 接口/总线/驱动/时钟/开关
- 放大/调整/转换
- 数字信号处理
- 开发工具/算法
- 设计测试
- EMC/EMI/ESD设计
- 缓冲/存储技术
- 封装/测试
- 可编程逻辑
- 工艺/制造
- 网络/协议
- 光电/显示
- 其它
厂商
- ADI
- IDT
- Vishay-威世
- RFMD
- Panasonic
- Linear
- Intel
- 村田
- 中兴通讯
- Austriamicrosystems
- TE
- Anadigics
- Atmel
- Conexant
- Hittite
- Quicklogic
- NXP
- Xilinx
- 华为
- MentorGraphics
- Freescale
- Avago
- TI
- Maxim
- CEL
- ST
- Infineon
- Ember
- KEITHLEY
- On Semi
- 凌力尔特
- Melexis
- EMA
类型
- 文档
- 软件/源代码
- 教程
- 图纸
- 说明书

共搜索到0个关于“测试”下载资料
- 文件格式
- 白皮书简介
- 上线日期
- 文件大小
-
-
数字光纤通信系统信号眼图测试实验
[摘要] 眼图是估计数字传输系统性能的一种十分有效的实验方法。这种方法已广泛应用于数字通信系统,在光纤数字通信中也是评价系统性能的重要实验方法。眼图是在时域进行的用示波器显示二进制数字信号波形的失真效应的测量方法。
下载说明: 下载次数:240次
- 2010-12-06
- 0.36M
-
-
深入浅出谈高速串行信号测试(一)
[摘要] 并行总线之所以在高速传输上被串行总线取代的原因就在于:第一,系统时钟的瓶颈;第二,总线间的串扰。要达到上 Gbps 的传输速率,对于并行总线而言,势必时钟频率要达到 GHz,就算是使用 DDR方式,其系统时钟频率之高,在板级分布之困难,使得我们望而却步。
下载说明: 下载次数:72次
- 2010-12-06
- 0.29M
-
-
深入浅出谈高速串行信号测试(二)
[摘要] 继“深入浅出谈高速串行信号测试(一)”获得大家鼓励后,也有网友以及来自客户拜访中对于抖动的提问,使我萌发了写下篇的念头。在这篇博文中我们深入讨论一下高速信号中最主要的方面——抖动。在上一篇中我们知道现在数字电路发展的趋势是并行向串行发展,而串行速率也在不断的提高,下图是流行的串行···
下载说明: 下载次数:65次
- 2010-12-06
- 0.29M
-
-
理解和测试抖动(Jitter)初级读本(1)
[摘要] 定时抖动是使用电压转换表示定时信息的所有电子系统中不受欢迎的伴生物。从历史上看,通过采用相对较低的信号速率,电子系统已经减少了定时抖动 (或简称为“抖动” )的不利影响。 结果, 与其影响的时间区间相比, 抖动产生的误差便显得很小了。但从当前高速串行总线和数据链路的定时余量中表明···
下载说明: 下载次数:1137次
- 2010-12-06
- 5.18M
-
-
理解和测试抖动(Jitter)初级读本(2)
[摘要] 抖动分离或抖动分解是一种分析技术,它使用参数化模型,来描述和预测系统行为。本节阐述了为什么使用这种技术,并提供了与当前最常用的抖动模型有关的详细信息。
下载说明: 下载次数:1243次
- 2010-12-06
- 4.96M
-
-
浅析DWDM系统信噪比测试
[摘要] 随着通信信息量的迅猛增长,传输容量、传输设备也不断地增加,DWDM技术的应用越来越广泛,从点-点的传输乃至可自愈的环网都充分利用了光纤的带宽,各种速率、各种数据格式的不同厂商的设备,通过增加新的波长和特性满足对传输容量和传输距离的各种要求。
下载说明: 下载次数:88次
- 2010-12-06
- 0.08M
-
-
抖动与眼图的测试与分析
[摘要] 抖动与眼图的测试与分析【图文详述】
下载说明: 下载次数:1293次
- 2010-12-06
- 3.49M
-
-
信号完整性分析基础系列之三——串行数据测试中的CDR
[摘要] 在高速串行信号的眼图或抖动测试时,合理设置仪器的CDR(时钟与数据恢复)参数才能保证测量结果的有效性和准确性。
下载说明: 下载次数:69次
- 2010-12-06
- 0.26M
推荐下载