侵权投诉
您所在的位置:Ofweek首页 > 下载中心 > 电子工程
资源分类
技术
  • IC设计
  • 功率设计
  • MCU/控制技术
  • 嵌入式设计
  • RF/无线
  • 传感技术
  • 接口/总线/驱动/时钟/开关
  • 放大/调整/转换
  • 数字信号处理
  • 开发工具/算法
  • 设计测试
  • EMC/EMI/ESD设计
  • 缓冲/存储技术
  • 封装/测试
  • 可编程逻辑
  • 工艺/制造
  • 网络/协议
  • 光电/显示
  • 其它
厂商
  • ADI
  • IDT
  • Vishay-威世
  • RFMD
  • Panasonic
  • Linear
  • Intel
  • 村田
  • 中兴通讯
  • Austriamicrosystems
  • TE
  • Anadigics
  • Atmel
  • Conexant
  • Hittite
  • Quicklogic
  • NXP
  • Xilinx
  • 华为
  • MentorGraphics
  • Freescale
  • Avago
  • TI
  • Maxim
  • CEL
  • ST
  • Infineon
  • Ember
  • KEITHLEY
  • On Semi
  • 凌力尔特
  • Melexis
  • EMA
类型
  • 文档
  • 软件/源代码
  • 教程
  • 图纸
  • 说明书

共搜索到0个关于“高速”下载资料

  • 文件格式
  • 白皮书简介
  • 上线日期
  • 文件大小
  • 高速PCB设计指南
    [摘要] 在PCB设计中,布线是完成产品设计的重要步骤,可以说前面的准备工作都是为它而做的, 在整个PCB中,以布线的设计过程限定最高,技巧最细、工作量最大。PCB布线有单面布线、 双面布线及多层布线。
    下载说明: 下载次数:472次
  • 2011-01-24
  • 0.22M
  • 高速数字电路电源系统的电磁兼容研究
    [摘要] 随着实时信号处理的速率不断加快,数字电路系统的时钟频率也随之增加。同时,半导体工艺的改进,也使得电路系统中信号边沿速率提升到ns级甚至更高的级别。
    下载说明: 下载次数:85次
  • 2011-01-07
  • 0.16M
  • 深入浅出谈高速串行信号测试(一)
    [摘要] 并行总线之所以在高速传输上被串行总线取代的原因就在于:第一,系统时钟的瓶颈;第二,总线间的串扰。要达到上 Gbps 的传输速率,对于并行总线而言,势必时钟频率要达到 GHz,就算是使用 DDR方式,其系统时钟频率之高,在板级分布之困难,使得我们望而却步。
    下载说明: 下载次数:72次
  • 2010-12-06
  • 0.29M
  • 深入浅出谈高速串行信号测试(二)
    [摘要] 继“深入浅出谈高速串行信号测试(一)”获得大家鼓励后,也有网友以及来自客户拜访中对于抖动的提问,使我萌发了写下篇的念头。在这篇博文中我们深入讨论一下高速信号中最主要的方面——抖动。在上一篇中我们知道现在数字电路发展的趋势是并行向串行发展,而串行速率也在不断的提高,下图是流行的串行···
    下载说明: 下载次数:65次
  • 2010-12-06
  • 0.29M
  • FPGA在高速数位信号处理系统中的应用
    [摘要] 由于成本、系统功耗和面市时间等原因,许多通讯、视频和图像系统已无法简单地用现有DSP处理器来实现,现场可编程门阵列(FPGA)尤其适合于乘法和累加(MAC)等重复性的DSP任务。本文从FPGA与专用DSP器件的运算速度和器件资源的比较入手,介绍FPGA在复数乘法、数字滤波器设计和···
    下载说明: 下载次数:216次
  • 2010-09-19
  • 0.2M
94条,  当前显示11/12页   上一页  1...  8  9  10  11  12   下一页