侵权投诉
您所在的位置:Ofweek首页 > 下载中心 > 电子工程
资源分类
技术
  • IC设计
  • 功率设计
  • MCU/控制技术
  • 嵌入式设计
  • RF/无线
  • 传感技术
  • 接口/总线/驱动/时钟/开关
  • 放大/调整/转换
  • 数字信号处理
  • 开发工具/算法
  • 设计测试
  • EMC/EMI/ESD设计
  • 缓冲/存储技术
  • 封装/测试
  • 可编程逻辑
  • 工艺/制造
  • 网络/协议
  • 光电/显示
  • 其它
厂商
  • ADI
  • IDT
  • Vishay-威世
  • RFMD
  • Panasonic
  • Linear
  • Intel
  • 村田
  • 中兴通讯
  • Austriamicrosystems
  • TE
  • Anadigics
  • Atmel
  • Conexant
  • Hittite
  • Quicklogic
  • NXP
  • Xilinx
  • 华为
  • MentorGraphics
  • Freescale
  • Avago
  • TI
  • Maxim
  • CEL
  • ST
  • Infineon
  • Ember
  • KEITHLEY
  • On Semi
  • 凌力尔特
  • Melexis
  • EMA
类型
  • 文档
  • 软件/源代码
  • 教程
  • 图纸
  • 说明书

共搜索到0个关于“时序”下载资料

  • 文件格式
  • 白皮书简介
  • 上线日期
  • 文件大小
  • 基于FPGA技术的RS232接口时序电路设计方案
    [摘要] RS232接口是1970年由美国电子工业协会(EIA)联合贝尔系统、调制解调器厂家及计算机终端生产厂家共同制定的用于串行通信的标准。它的全名是“数据终端设备(DTE)和数据通信设备(DCE)之间串行二进制数据交换接口技术标准”。该标准规定采用一个25个脚的DB25连接器,对连接器···
    下载说明: 下载次数:14次
  • 2013-07-10
  • 0.21M
  • 单片机上电复位和复位延时的时序分析
    [摘要] 80C51单片机的上电复位POR(Pmver On Reset)实质上就是上电延时复位,也就是在上电延时期间把单片机锁定在复位状态上。为什么在每次单片机接通电源时,都需要加入一定的延迟时间呢?
    下载说明: 下载次数:10次
  • 2013-06-28
  • 0.41M
  • FPGACPLD数字电路设计经验分享
    [摘要] 在数字电路的设计中,时序设计是一个系统性能的重要标志,在高层次设计方法中,对时序控制的抽象度也相应提高,因此在设计中较难把握,但在理解RTL电路时序模型的基础上,采用合理的设计方法在设计复杂数字系统是行之有效的,通过许多设计实例证明采用这种方式可以使电路的后仿真通过率大大提高,并···
    下载说明: 下载次数:66次
  • 2012-03-20
  • 1.11M
  • 如何看时序图
    [摘要] 如何看时序图
    下载说明: 下载次数:104次
  • 2012-03-13
  • 0.16M
  • 时序约束用户指南
    [摘要] 时序约束用户指南包含以下章节: 第一章“时序约束用户指南引言” 第2章“时序约束的方法” 第3章“时间约束原则” 第4章“XST中指定的时序约束” 第5章“Synplify中指定的时序约束” 第6章“时间约束分析”
    下载说明: 下载次数:18次
  • 2011-09-29
  • 4.51M
15条,  当前显示1/2页   上一页   1  2   下一页